ACDC電源模塊:幾種抑制電磁干擾的對(duì)策
下面廣州ACDC電源模塊廠家小編給你們說(shuō)說(shuō)幾種抑制電磁干擾的對(duì)策
1,外部干擾耦合(輸入輸出)
(1)輸入
輸入是整個(gè)電源的入口,電源內(nèi)部的噪聲也可以傳輸?shù)酵獠浚瑢?duì)外界造成干擾。通常的策略是濾除輸入端加上X電容,Y電容,差模電感和共模電感的噪聲和干擾。圖1是更常見的EMI濾波器電路。
由電源線組成的L1,CY1和CY2濾波電路可以抑制共模干擾信號(hào)。當(dāng)共模干擾電流流過線圈時(shí),由于共模電流常識(shí),線圈中的磁場(chǎng)產(chǎn)生在相同的方向上,以增加線圈的電感,使得線圈呈現(xiàn)高阻抗并具有很強(qiáng)的阻尼作用,以減弱共模干擾。差模電感L2和X電容組成的低通濾波器可以抑制電源線差模干擾。
(2)輸出
對(duì)于輸出,特別是長(zhǎng)輸出引線,在功率模塊與系統(tǒng)配置后,電源內(nèi)部的一些噪聲可能會(huì)通過輸出線與外部耦合,干擾其他上電設(shè)備。在這方面,最好的辦法是處理相同的輸入干擾,增加一些共模濾波器和差模濾波器。此外,而且在輸出字符串串珠子環(huán)中;使用雙絞線或屏蔽電纜,以達(dá)到抑制EMI干擾的目的。
2,開關(guān)
在功率模塊工作過程中,由于開關(guān)管的電容,開關(guān)管在快速通斷時(shí)會(huì)產(chǎn)生毛刺和尖峰,造成一些傳輸或發(fā)射。另外,開關(guān)的結(jié)電容和變壓器繞組的漏感也可能產(chǎn)生干擾和干擾。
可能的對(duì)策是:
(1)開關(guān)D極和G極串加珠狀環(huán),相當(dāng)于加一個(gè)小電感,降低電流開關(guān)的變化率,從而達(dá)到減少尖峰的目的。
(2)在開關(guān)管緩沖電路中或采用軟開關(guān)技術(shù)來(lái)減少開關(guān)管在高峰期的快速工作,使電壓或電流能夠緩慢上升。
(3)減小開關(guān)與周圍元器件之間的壓差,可以使開關(guān)的結(jié)電容在一定程度上被充電將會(huì)減小。
(4)增加開關(guān)G極驅(qū)動(dòng)電阻。
3,變形金剛
變壓器是功率模塊的儲(chǔ)能模塊,在能量充放電過程中,可能產(chǎn)生噪聲聲音干擾。漏電感可以與電路中的分布電容形成振蕩電路,使電路產(chǎn)生高頻振蕩,并將電磁能量輻射到外部,造成電磁干擾。初級(jí)繞組和次級(jí)繞組之間的主要電位差也會(huì)產(chǎn)生高頻變化,通過寄生電容的耦合,會(huì)產(chǎn)生在初級(jí)側(cè)和次級(jí)側(cè)之間流動(dòng)的共模傳導(dǎo)EMI電流。
可能的對(duì)策是:
(1)變壓器加屏蔽。
屏蔽可以分為電屏蔽和磁屏蔽。電氣屏蔽的主要功能是隔離一次干擾信號(hào)。銅箔(內(nèi)屏蔽層)可能纏繞在初級(jí)和次級(jí)之間,但頭尾短路不應(yīng)使銅箔接地。因此,初級(jí)繞組和銅箔之間形成一個(gè)電容,共模傳導(dǎo)干擾信號(hào)通過電容器的箔 - 地回路,不能進(jìn)入次級(jí)繞組起到電屏蔽的作用。磁屏蔽銅線(外屏蔽)首尾相連地連接在變壓器的外線上。銅箔是一種很好的導(dǎo)體,通過銅箔的高頻交變漏磁通會(huì)產(chǎn)生渦流,而渦流產(chǎn)生的磁場(chǎng)方向與漏磁通方向相反,部分漏磁通量可以抵消。
(2)三明治方法可以減少主變壓器的耦合高頻核心干擾。由于離開磁芯的初級(jí),次級(jí)電壓較低,造成高頻干擾。
(3)降低工作頻率,減緩能量的快速充放。
(4)初級(jí)和次級(jí)側(cè)可靠隔離,初級(jí)和次級(jí)側(cè)之間接地Y電容。
(5)盡量減小變壓器的漏感,改善電路的分布參數(shù),可以在一定程度上減少干擾。
4,二極管
二極管在快速截止和導(dǎo)通的過程中會(huì)出現(xiàn)尖峰,特別是整流二極管,在反向恢復(fù)過程中,電路寄生電感,電容會(huì)發(fā)生高頻振蕩,產(chǎn)生電磁干擾。
可能的對(duì)策是:
(1)加RC吸收電路,使二極管的能量能平緩放電。
(2)在陰極引腳上放置串珠環(huán),使其電流不可調(diào)節(jié),以減少尖峰。
5,儲(chǔ)能電感
(1)與變壓器類似,可以屏蔽。
(2)調(diào)整其參數(shù),避免與電容器振蕩的電路。
6,PCB布局和對(duì)齊準(zhǔn)確地說(shuō),PCB是干擾源的耦合信道。 PCB的優(yōu)點(diǎn)和缺點(diǎn)直接對(duì)應(yīng)于EMI源的抑制。 同時(shí)PCB板的布局和接線會(huì)造成不合理的EMI干擾。
可能的對(duì)策是:
(1)減少干擾的最有效的方法是減小每個(gè)電流回路的面積(磁干擾)和通電導(dǎo)體的面積和長(zhǎng)度(電場(chǎng)干擾)。
(2)電路中地不同,尤其是模擬地與數(shù)字地分開。
(3)PCB電源線和地線盡可能寬,以減少線路阻抗,從而減少公共噪聲引起的干擾。
(4)對(duì)于信號(hào)傳輸線路必須考慮阻抗匹配。
更多ACDC電源模塊的資訊請(qǐng)關(guān)注http://www.ws8222.com/